A AMD apresentou a placa aceleradora AMD Alveo UL3524, um novo acelerador fintech projetado para aplicações de negociação eletrônica de latência ultrabaixa. Já implementado pelas principais empresas de negociação e permitindo múltiplas ofertas de soluções de parceiros, o Alveo UL3524 fornece aos comerciantes proprietários, formadores de mercado, fundos de hedge, corretoras e bolsas de valores uma plataforma FPGA de última geração para negociação eletrônica em velocidade de nanossegundos (ns).
O Alveo UL3524 oferece uma melhoria de latência de 7 vezes superior em relação à tecnologia FPGA da geração anterior, alcançando menos de 3ns de latência do transceptor FPGA para execução de negociação acelerada. Alimentado por um FPGA Virtex UltraScale+ personalizado de 16 nm, ele apresenta uma nova arquitetura de transceptor com núcleos de conectividade de rede otimizados e reforçados para alcançar um desempenho inovador. Ao combinar flexibilidade de hardware com rede de latência ultrabaixa em uma plataforma de produção, o Alveo UL3524 permite fechamento e implementação de projeto mais rápidos em comparação com alternativas tradicionais de FPGA.
“Na negociação de latência ultrabaixa, um nanossegundo pode determinar a diferença entre uma negociação lucrativa ou perdedora”, disse Hamid Salehi, diretor de Marketing de Produto da AMD. “A placa aceleradora Alveo UL3524 é alimentada pelo transceptor FPGA de menor latência da AMD – desenvolvido especificamente para oferecer aos nossos clientes fintech uma vantagem competitiva sem precedentes nos mercados financeiros”, completou.
Apresentando 64 transceptores de latência ultrabaixa, 780K LUTs de estrutura FPGA e 1.680 fatias de computação DSP, o Alveo UL3254 foi construído para acelerar algoritmos de negociação personalizados em hardware, onde os traders podem adaptar seu design à evolução estratégias e condições de mercado. Suportado por fluxos FPGA tradicionais usando Vivado Design Suite, o produto vem com um conjunto de designs de referência e benchmarks de desempenho que permitem aos projetistas de FPGA explorar rapidamente as principais métricas e desenvolver estratégias de negociação personalizadas de acordo com as especificações, apoiadas pelo suporte global de especialistas de domínio da AMD.
Para simplificar a crescente adoção de IA no mercado de negociação algorítmica, a AMD está fornecendo aos desenvolvedores a estrutura de desenvolvimento FINN de código aberto e apoiada pela comunidade. Ao usar técnicas de quantização de redes neurais e PyTorch, o projeto FINN permite que os desenvolvedores reduzam o tamanho dos modelos de IA, mantendo a precisão, compilando para IP de hardware e integrando o modelo de rede no caminho de dados do algoritmo para desempenho de baixa latência. Como uma iniciativa de código aberto, a solução oferece aos desenvolvedores flexibilidade e acessibilidade aos avanços mais recentes à medida que os projetos evoluem.
O Alveo UL3524 e a tecnologia FPGA desenvolvida especificamente estão permitindo que parceiros estratégicos construam soluções e infraestrutura personalizadas para o mercado fintech. As soluções de parceiros atualmente disponíveis incluem ofertas da Alpha Data, Exegy e Hypertec.
Serviço
www.amd.com
Leia nesta edição:
CAPA | TECNOLOGIA
Centros de Dados privados ainda geram bons negócios
TENDÊNCIA
Processadores ganham centralidade com IA
TIC APLICADA
Digitalização do canteiro de obras
Esta você só vai ler na versão digital
TECNOLOGIA
A tecnologia RFID está madura, mas há espaço para crescimento
Baixe o nosso aplicativo